proudly powered by 3dfxzone.it
NewsHeadlinesArticoliFilesRicerca

Specifiche dettagliate delle cpu dual-core Intel Conroe

Condividi su Facebook Condividi su Twitter Condividi su WhatsApp Condividi su reddit

14.02.2006 - Specifiche dettagliate delle cpu dual-core Intel Conroe
Sono disponibili specifiche dettagliate inerenti i processori dual-core Conroe per sistemi desktop che Intel dovrebbe lanciare nella prossima estate. La nuova linea di cpu sarà basata su una innovativa architettura che prevede il supporto per una maggiore velocità di interazione con il bus di sistema (Processor System Bus o PSB, ndr) ed avrà un consumo di potenza dell'ordine dei 65W o inferiore che dovrebbe garantire il miglior rapporto prestazioni/watt in circolazione. La tecnologia di fabbricazione sarà a 65nm.

Saranno inizialmente quattro i processori della linea Conroe: E6700, E6600, E6400 e E6300. Essi opereranno con una frequenza di clock pari rispettivamente a 2.67GHz, 2.40GHz, 2.13GHz e 1.86GHz. Tutti utilizzeranno una memoria cache di secondo livello (L2) accessibile da entrambi i core (unified cache, ndr): la dimensione della cache L2 sarà di 4Mb per i modelli E6700 e E6600 e di 2Mb per gli altri due. I prezzi di riferimento in dollari USA delle cpu dovrebbero essere, in ordine di citazione, i seguenti: $529, $315, $240 e $210. Il valore della frequenza del PSB (anche detto FSB) sarà pari a 1066MHz: verso fine anno dovrebbe arrivare il chip E6800 con clock a 2.93GHz, PSB a 1066MHz e 4Mb di cache L2, il più veloce di gamma dopo la sofisticata versione Extreme Edition (3.33GHz, 1333MHz, 4Mb L2).

I processori Conroe, al pari di quelli delle famiglie Merom e Woodcrest, impiegheranno, come scritto in precedenza, una nuova architettura concepita per aumentare le prestazioni, integrando una memoria cache L2 di maggiori dimensioni rispetto agli approcci passati e riducendo nello stesso tempo il consumo di potenza (in tal modo è possibile assemblare sistemi anche più silenzioni, ndr). Il design prevede una riduzione del numero di stadi della pipeline, che passeranno dai 31 degli attuali Prescott a 14; anche l'unità dedicata all'esecuzione dei calcoli in virgola mobile (Floating-Point Unit o FPU, ndr) sarà potenziata. L'architettura supporterà, tra le altre, le tecnologie Virtualization, LaGrande, EM64T, EDB, EIST e iAMT2.



Collegamenti


News successiva


Pagina successiva


Versione per desktop di HWSetup.it


Copyright 2024 - Hardware Setup - HWSetup.it - E' vietata la riproduzione del contenuto informativo e grafico. Note Legali. Privacy